5311
Comment:
|
7337
|
Deletions are marked like this. | Additions are marked like this. |
Line 3: | Line 3: |
終わったものは--(このように線で消す)---、進展具合は%で表す。何も書いていないのは0%で手つかず。 | 終わったものは--(このように線で消す)---、進展具合は%で表す。何も進行具合が書いていないのは0%で手つかず。 |
Line 8: | Line 8: |
*Caltech事務、銀行口座開設準備 90% *Caltech側責任者のAlanのサイン待ち *銀行口座開設 *オーダー開始 |
*--(Caltech事務、銀行口座開設準備)-- *--(銀行口座開設)-- *オーダー開始 3/9 |
Line 28: | Line 27: |
=== temporary test bench === * --(CDSグループによってセットアップされたPC)-- * --(何もsetupされていないPC)-- * --(monitor, keyboad, mouse)-- * --(Expansion Chassis)-- * --(ADC)-- * --(DAC)-- * --(BO)-- * --(AA)-- * --(AI)-- * SCSI cables |
[[CLIO/digital/Caltech_setup/tempo|temporary test bench]]<<BR>> ソフトウェア・インストール手順習得のためのセットアップ |
Line 40: | Line 30: |
=== Order(3/4現在、銀行口座開設待ち) === | === Order(3/4夕方銀行口座開設完了、買うものはほぼ決定しているので3/5より順次開始) 40% === |
Line 43: | Line 33: |
* PC (SUPER MICRO, 1U rack mount, 2 quad core processors->8cores) * Expansion Chassis(One Stop) |
* --(PC (SUPER MICRO, 1U rack mount, 2 quad core processors->8cores))-- * --(Expansion Chassis(One Stop))-- |
Line 47: | Line 37: |
* BO | * --(BO)-- |
Line 52: | Line 42: |
* PC | * PC 3/17 |
Line 63: | Line 53: |
* Matlab installation 30% * LIGO library installation 20% * Expansion chassis connection test * ADC test * DAC test * frame builder * medm * dataviewer |
* --(Matlab installation)-- * --(LIGO library installation)-- * --(compilation epics code)-- * --(Expansion chassis connection test)-- * --(ADC test)-- * --(DAC test)-- * --(NDS installation)-- * --(DAQ daemon installation)-- * --(frame builder installation)-- * --(medm installation)-- * --(dataviewer installation)-- * --(MEDMで数値が見える)-- * --(dataviewerでリアルタイムデータが見える)-- * --(dataviewerで過去のデータが見える、full, second, minute)-- * --(diagguiでリアルタイムデータが見える)-- * --(diagguiで過去のデータが見える)-- * --(Excitation test)-- * serviceとして立ち上げ |
Line 83: | Line 83: |
* --(medm)-- * --(dataviewer)-- * --(gds) * ezca * tds |
* --(medm installation)-- * --(dataviewer installation)-- * --(gds installation)-- * ezca installation * tds installation |
Line 91: | Line 91: |
* ADC noise | * --(ADC noise)-- |
Line 93: | Line 93: |
* ADC/DAC connector test * AA connector test * AI connector test |
* --(ADC/DAC connector test)-- * BO connector test * --(AA connector test)-- * --(AI connector test)-- |
Line 101: | Line 102: |
PC for NFS PC for monitor Data strage Matlab license RTL license |
* PC for NFS * PC or laptop for monitoring * Data strage using RAID * Matlab license * RTL license |
Line 108: | Line 109: |
How to install a frame builder Where should licenses for Matlab/Real Time Linux be ordered at? Caltech or ICRR? |
* --(How to install a frame builder?)-- * Where should licenses for Matlab/Real Time Linux be ordered at? Caltech or ICRR? |
Line 111: | Line 112: |
= 辰巳からの要望 = * デジカメで写真を取って欲しい。<<BR>> temporary test bench に関わるハードウェア全部。 |
|
Line 113: | Line 117: |
Line 123: | Line 126: |
* 遅延時間測定 (In->ADC->DAC->Out) | * [[attachment:aa_ai_delay_090320.pdf|遅延時間測定 (In->ADC->DAC->Out)]] |
Line 126: | Line 129: |
* 伝達関数 | * [[attachment:aa_ai_delay_090320.pdf|伝達関数]] |
Line 133: | Line 136: |
'''6. ADC / DAC 68pin コネクタ -> 現物を借りたので近日中にチェック''' | '''6. ADC / DAC 68pin コネクタ''' |
Line 135: | Line 138: |
*ADC/DACとAA/AIをつなぐための68pin SCSI cable(Male-Male)が手元に届いたので辰巳さんから預かったサンプルコネクタを合わせてみました。--(まず、コネクタの形自体は問題なく合いました。ただし、サンプルコネクタの両端にあるようなカギがはまるようなものは見当たらないことと、ケーブルの固定用ねじが短かすぎて、サンプルコネクタに届かないこと、がんばってねじをはめようとしたのですが、どうしても届かずねじ山が合っているかどうかの確認ができないことです。ケーブルを壊せば確かめれると思うのですが、借り物なのでそれはやめておこうと。コネクタのはまり具合はかなりきっちりしていて、ねじで止めなくても十分外れないとは思います。(3/5 morning))-- => 68pinコネクタは日本から持ち込んだものと、LIGOのものは同一のものでした。 その違いは、ネジ穴が届くように後からネジ穴を取り付けたかどうかだけです。(3/5 evening) *[[http://www.ligo.caltech.edu/docs/D/D080273-00.pdf|接続図、特に3ページ目]] |
To do list, Caltech 滞在中
終わったものはこのように線で消す-、進展具合は%で表す。何も進行具合が書いていないのは0%で手つかず。
事務関連
宇宙線研Research agreementサイン
宇宙線研予算移送
Caltech事務、銀行口座開設準備
銀行口座開設
- オーダー開始 3/9
- MOU(文章はほぼ完了、Caltechである程度議論、3月宇宙線研教授会提出、4月以降締結) 60%
design
1st phase design fix
- 認識できるADC/DACカードの枚数の制限があることが判明。拡張Boxの分まで含めて1台のPCあたりSUNなら8枚、こちらのローカル会社のSUPERMICRO社のPCなら14枚。40mは3台のPCを使うことに計画変更。CLIOでは計11枚使う予定であるので、1台でなんとかしたい。
- しかも各ADC/DACにIO spaceを使わないような改造を施さなければならないようであるが、現在はこの改造オプションも含めてオーダー可能であるということである。
センタールーム内で使う限りPCとExpansion chassisを光でつなぐ必要は予算の面からも複雑さの面からも必要ない。メタルケーブルがデフォルトであるようなのでCLIOもメタルでいく。メタルから光への変換自身は簡単であるが、それを複数台となると新たな問題が発生する->2nd phase disign discussion
- Timing signalであるがFunction generatorからダイレクトに取るとうまく動かなかった経験があるらしい。こちらで自分たちでテストする必要がある。
2nd phase design discussion
- 複数台の拡張Boxを遠いところまでつなぐとトラブルになることが判明しているようである。ONE STOP社製の新光ファイバースイッチを導入することで解決されるようである。Metalケーブルからファイバーケーブルに変換するのもONE STOPの変換機を使うことになるであろう。CLIOはこのケースにあたるため、エンドまでの拡張時(2009年度)には少し余分に(100万円程度)設備投資しなければならなくなるであろう。
- きちんとしたTiming signalの配送を、エンドにあるカードも含めきちんと考えなければならない。
物品手配
temporary test bench
ソフトウェア・インストール手順習得のためのセットアップ
Order(3/4夕方銀行口座開設完了、買うものはほぼ決定しているので3/5より順次開始) 40%
PC (SUPER MICRO, 1U rack mount, 2 quad core processors->8cores)
Expansion Chassis(One Stop)
- ADC(GENERAL STANDARDS)
- DAC(GENERAL STANDARDS)
BO
- SCSI cables
Arrival
- PC 3/17
- Expansion Chassis
- ADC
- DAC
- BO
- SCSI cables
Front end on test bench PC borrowed from CDS
OS installation, CentOS 5.2
network connection test
Real time linux installation
Matlab installation
LIGO library installation
compilation epics code
Expansion chassis connection test
ADC test
DAC test
NDS installation
DAQ daemon installation
frame builder installation
medm installation
dataviewer installation
MEDMで数値が見える
dataviewerでリアルタイムデータが見える
dataviewerで過去のデータが見える、full, second, minute
diagguiでリアルタイムデータが見える
diagguiで過去のデータが見える
Excitation test
- serviceとして立ち上げ
Front end on ordered PC for CLIO
- OS installation, CentOS 5.2
- network connection test
- Real time linux installation
- Copy to ordered PC
- One Stop expansion chassis connection test
- ADC test
- DAC test
Monitor PC
OS installation, ubuntu
medm installation
dataviewer installation
gds installation
- ezca installation
- tds installation
Analog test
ADC noise
- DAC noise
ADC/DAC connector test
- BO connector test
AA connector test
AI connector test
- AA noise
- AI noise
Other equipments prepared in Japan
- PC for NFS
- PC or laptop for monitoring
- Data strage using RAID
- Matlab license
- RTL license
Things to understand
How to install a frame builder?
- Where should licenses for Matlab/Real Time Linux be ordered at? Caltech or ICRR?
辰巳からの要望
デジカメで写真を取って欲しい。
- temporary test bench に関わるハードウェア全部。
辰巳からCaltech組へのチェック項目
1. 調達リストとその状況
仕様検討->発注->納品のどの段階にいるか excel の表にまとめる。->上の To do list 参照
2. 16kHz sampling signal check -> 近日中に測定
- 波形データを取り、電圧レベル、デーティー比を確認。
- sampling clock と 1 PPS との関係(立ち上がり同期か立ち下がり同期か)
3. ADC/DAC check -> 時間があればやる
- 雑音スペクトラムを取る。
4. Anti-alias / Anti-imaging filter check -> Jayが送ってきたファイルにデータがあるはず(あとでチェック)
- 雑音スペクトラム
5. ADC sampling clock 配線
- 配線図
- 写真
6. ADC / DAC 68pin コネクタ
- 配線図確認 (PCI ボード製品のマニュアルは不完全なので、これのチェックは必須)
ADC/DACとAA/AIをつなぐための68pin SCSI cable(Male-Male)が手元に届いたので辰巳さんから預かったサンプルコネクタを合わせてみました。まず、コネクタの形自体は問題なく合いました。ただし、サンプルコネクタの両端にあるようなカギがはまるようなものは見当たらないことと、ケーブルの固定用ねじが短かすぎて、サンプルコネクタに届かないこと、がんばってねじをはめようとしたのですが、どうしても届かずねじ山が合っているかどうかの確認ができないことです。ケーブルを壊せば確かめれると思うのですが、借り物なのでそれはやめておこうと。コネクタのはまり具合はかなりきっちりしていて、ねじで止めなくても十分外れないとは思います。(3/5 morning)
=> 68pinコネクタは日本から持ち込んだものと、LIGOのものは同一のものでした。 その違いは、ネジ穴が届くように後からネジ穴を取り付けたかどうかだけです。(3/5 evening)