798
Comment:
|
5110
|
Deletions are marked like this. | Additions are marked like this. |
Line 1: | Line 1: |
'''チェック項目''' | = To do list, Caltech 滞在中 = |
Line 3: | Line 3: |
1. '''調達リストとその状況''' * 仕様検討->発注->納品のどの段階にいるか excel の表にまとめる。 |
終わったものは--(このように線で消す)---、進展具合は%で表す |
Line 6: | Line 5: |
2. '''16kHz sampling signal check''' | == 事務関連 == *--(宇宙線研Research agreementサイン)-- *--(宇宙線研予算移送)-- *Caltech事務、銀行口座開設準備 90% *Caltech側責任者のAlanのサイン待ち *銀行口座開設 *オーダー開始 *MOU(文章はほぼ完了、Caltechである程度議論、3月宇宙線研教授会提出、4月以降締結) 60% == design == *--(1st phase design fix)-- * 認識できるADC/DACカードの枚数の制限があることが判明。拡張Boxの分まで含めて1台のPCあたりSUNなら8枚、こちらのローカル会社のSUPERMICRO社のPCなら14枚。40mは3台のPCを使うことに計画変更。CLIOでは計11枚使う予定であるので、1台でなんとかしたい。 * しかも各ADC/DACにIO spaceを使わないような改造を施さなければならないようであるが、現在はこの改造オプションも含めてオーダー可能であるということである。 * センタールーム内で使う限りPCとExpansion chassisを光でつなぐ必要は予算の面からも複雑さの面からも必要ない。メタルケーブルがデフォルトであるようなのでCLIOもメタルでいく。メタルから光への変換自身は簡単であるが、それを複数台となると新たな問題が発生する->2nd phase disign discussion * Timing signalであるがFunction generatorからダイレクトに取るとうまく動かなかった経験があるらしい。こちらで自分たちでテストする必要がある。 *--(2nd phase design discussion)-- * 複数台の拡張Boxを遠いところまでつなぐとトラブルになることが判明しているようである。ONE STOP社製の新光ファイバースイッチを導入することで解決されるようである。Metalケーブルからファイバーケーブルに変換するのもONE STOPの変換機を使うことになるであろう。CLIOはこのケースにあたるため、エンドまでの拡張時(2009年度)には少し余分に(100万円程度)設備投資しなければならなくなるであろう。 * きちんとしたTiming signalの配送を、エンドにあるカードも含めきちんと考えなければならない。 == 物品手配 == === temporary test bench === * --(CDSグループによってセットアップされたPC)-- * --(何もsetupされていないPC)-- * --(monitor, keyboad, mouse)-- * --(Expansion Chassis)-- * --(ADC)-- * --(DAC)-- * --(BO)-- * --(AA)-- * --(AI)-- * SCSI cables === Order(3/4現在、銀行口座開設待ち) === [[attachment:CLIO_digital_equipment_20090303atCaltech.pdf|購入品詳細]] * PC (SUPER MICRO, 1U rack mount, 2 quad core processors->8cores) * Expansion Chassis(One Stop) * ADC(GENERAL STANDARDS) * DAC(GENERAL STANDARDS) * BO * SCSI cables === Arrival === * PC * Expansion Chassis * ADC * DAC * BO * SCSI cables == Front end on test bench PC borrowed from CDS == * --(OS installation, CentOS 5.2)-- * --(network connection test)-- * --(Real time linux installation)-- * Matlab installation * LIGO library installation * Expansion chassis connection test * ADC test * DAC test * frame builder * medm * dataviewer == Front end on ordered PC for CLIO == * OS installation, CentOS 5.2 * network connection test * Real time linux installation * Copy to ordered PC * One Stop expansion chassis connection test * ADC test * DAC test == Monitor PC == * --(OS installation, ubuntu)-- * --(medm)-- * --(dataviewer)-- * --(gds) * ezca * tds == Analog test == * ADC noise * DAC noise * ADC/DAC connector test * AA connector test * AI connector test * AA noise * AI noise == Other equipments prepared in Japan == PC for NFS PC for monitor Data strage Matlab license RTL license = 辰巳からCaltech組へのチェック項目 = '''1. 調達リストとその状況''' * 仕様検討->発注->納品のどの段階にいるか excel の表にまとめる。->上の To do list 参照 '''2. 16kHz sampling signal check -> 近日中に測定''' |
Line 10: | Line 119: |
3. '''ADC/DAC check''' | '''3. ADC/DAC check -> 時間があればやる''' |
Line 14: | Line 123: |
4. '''Anti-alias / Anti-imaging filter check''' | '''4. Anti-alias / Anti-imaging filter check -> Jayが送ってきたファイルにデータがあるはず(あとでチェック)''' |
Line 18: | Line 127: |
5. '''ADC sampling clock 配線''' | '''5. ADC sampling clock 配線''' |
Line 22: | Line 131: |
6. '''ADC / DAC 68pin コネクタ''' | '''6. ADC / DAC 68pin コネクタ -> 現物を借りたので近日中にチェック''' |
To do list, Caltech 滞在中
終わったものはこのように線で消す-、進展具合は%で表す
事務関連
宇宙線研Research agreementサイン
宇宙線研予算移送
- Caltech事務、銀行口座開設準備 90%
- Caltech側責任者のAlanのサイン待ち
- 銀行口座開設
- オーダー開始
- MOU(文章はほぼ完了、Caltechである程度議論、3月宇宙線研教授会提出、4月以降締結) 60%
design
1st phase design fix
- 認識できるADC/DACカードの枚数の制限があることが判明。拡張Boxの分まで含めて1台のPCあたりSUNなら8枚、こちらのローカル会社のSUPERMICRO社のPCなら14枚。40mは3台のPCを使うことに計画変更。CLIOでは計11枚使う予定であるので、1台でなんとかしたい。
- しかも各ADC/DACにIO spaceを使わないような改造を施さなければならないようであるが、現在はこの改造オプションも含めてオーダー可能であるということである。
センタールーム内で使う限りPCとExpansion chassisを光でつなぐ必要は予算の面からも複雑さの面からも必要ない。メタルケーブルがデフォルトであるようなのでCLIOもメタルでいく。メタルから光への変換自身は簡単であるが、それを複数台となると新たな問題が発生する->2nd phase disign discussion
- Timing signalであるがFunction generatorからダイレクトに取るとうまく動かなかった経験があるらしい。こちらで自分たちでテストする必要がある。
2nd phase design discussion
- 複数台の拡張Boxを遠いところまでつなぐとトラブルになることが判明しているようである。ONE STOP社製の新光ファイバースイッチを導入することで解決されるようである。Metalケーブルからファイバーケーブルに変換するのもONE STOPの変換機を使うことになるであろう。CLIOはこのケースにあたるため、エンドまでの拡張時(2009年度)には少し余分に(100万円程度)設備投資しなければならなくなるであろう。
- きちんとしたTiming signalの配送を、エンドにあるカードも含めきちんと考えなければならない。
物品手配
temporary test bench
CDSグループによってセットアップされたPC
何もsetupされていないPC
monitor, keyboad, mouse
Expansion Chassis
ADC
DAC
BO
AA
AI
- SCSI cables
Order(3/4現在、銀行口座開設待ち)
PC (SUPER MICRO, 1U rack mount, 2 quad core processors->8cores)
- Expansion Chassis(One Stop)
- ADC(GENERAL STANDARDS)
- DAC(GENERAL STANDARDS)
- BO
- SCSI cables
Arrival
- PC
- Expansion Chassis
- ADC
- DAC
- BO
- SCSI cables
Front end on test bench PC borrowed from CDS
OS installation, CentOS 5.2
network connection test
Real time linux installation
- Matlab installation
- LIGO library installation
- Expansion chassis connection test
- ADC test
- DAC test
- frame builder
- medm
- dataviewer
Front end on ordered PC for CLIO
- OS installation, CentOS 5.2
- network connection test
- Real time linux installation
- Copy to ordered PC
- One Stop expansion chassis connection test
- ADC test
- DAC test
Monitor PC
OS installation, ubuntu
medm
dataviewer
gds)
- ezca
- tds
Analog test
- ADC noise
- DAC noise
- ADC/DAC connector test
- AA connector test
- AI connector test
- AA noise
- AI noise
Other equipments prepared in Japan
PC for NFS PC for monitor Data strage Matlab license RTL license
辰巳からCaltech組へのチェック項目
1. 調達リストとその状況
仕様検討->発注->納品のどの段階にいるか excel の表にまとめる。->上の To do list 参照
2. 16kHz sampling signal check -> 近日中に測定
- 波形データを取り、電圧レベル、デーティー比を確認。
- sampling clock と 1 PPS との関係(立ち上がり同期か立ち下がり同期か)
3. ADC/DAC check -> 時間があればやる
- 雑音スペクトラムを取る。
遅延時間測定 (In->ADC->DAC->Out)
4. Anti-alias / Anti-imaging filter check -> Jayが送ってきたファイルにデータがあるはず(あとでチェック)
- 伝達関数
- 雑音スペクトラム
5. ADC sampling clock 配線
- 配線図
- 写真
6. ADC / DAC 68pin コネクタ -> 現物を借りたので近日中にチェック
- 配線図確認 (PCI ボード製品のマニュアルは不完全なので、これのチェックは必須)