Differences between revisions 57 and 73 (spanning 16 versions)
Revision 57 as of 2010-06-02 11:40:45
Size: 1517
Editor: NaokoOhishi
Comment:
Revision 73 as of 2010-06-03 09:40:48
Size: 2773
Editor: NaokoOhishi
Comment:
Deletions are marked like this. Additions are marked like this.
Line 5: Line 5:
[[CLIO/ Tasks/ DigitalControl/ Caltech_setup|.辰巳からの要望]] [[CLIO/ Tasks/ DigitalControl/ Caltech_setup|2.辰巳からの要望 の3]]
Line 8: Line 8:
 CLIOのアナログ-デジタル間は、とりあえず以下のように構成される。  CLIOのアナログ-デジタル間は、とりあえず以下のように構成されている。
Line 10: Line 10:

近日中に、以下のように変更予定。
||Analog input ||>||Differential Driver||>||(Whitening filter)||>||AntiAliasing Filter||>||ADC||>||Digital Control||>||DAC||>||AntiImaging Filter(=AA)||>||Differential Receiver||>||(Dewhitening filter)||>||Analog output||
Line 17: Line 20:
 * デジタル回路の特性(伝達関数、雑音レベルなど)の測定には、diaguuiを用いる。  * デジタル回路の特性(伝達関数、雑音レベルなど)の測定には、diaguuiを用いる。[[CLIO/Tasks/DigitalControl/PerformanceTest/Diaggui|Diagguiのつかいかた]]
Line 19: Line 22:
[[CLIO/Tasks/DigitalControl/PerformanceTest/Diaggui|Diagguiのつかいかた]]  また、現時点で、入力の60Hzの振幅が大きく、dynamic rangeを制限する可能性があることが問題となっている。

== Calibration ==

 ADC(Analog-to-Digital Converter)は、アナログ信号をデジタルに変換するもので、CLIOで用いているのは、general standardsの[[http://www.generalstandards.com/view-products.php?product=pmc66-16ai64ssa| PMC66-16AI64SSA-64-50MHz-MEM]](16bit, 64 single channel(=32 differential input), +/-10V )
デジタル信号の1LSB(Least Significant Bit)は、rangeをビット数で割ったものになり、
 {{{
  1LSB=V/
 }}}
 ボードによって若干の誤差があるため、これを計測する。<<BR>>

 計測方法は、
 

== 雑音測定 ==

 === ===
 まずADCの雑音を測定する。入力をterminateして、diagguiで測定した値を上記のcalibrationで
 した図を

== 伝達関数測定 ==

== カップリング測定 ==

PerformanceTest

CLIOのデジタル制御システムに関わる回路類の性能評価とデータ蓄積方法を、試行しながら考える。 評価方法については、2010年6月中にだいたいの目処をつけることを目標とする。(担当:大石、斉藤、supervisor:宮川、辰巳ほか)参考: 2.辰巳からの要望 の3

CLIO Digital

  • CLIOのアナログ-デジタル間は、とりあえず以下のように構成されている。

Analog input

>

(Whitening Filter)

>

Differential driver

>

AntiAliasing Filter

>

ADC

>

Digital control

>

DAC

>

AntiImaging Filter(=AA)

>

Differential Receiver

>

(Dewhitening Filter)

>

Analog output

近日中に、以下のように変更予定。

Analog input

>

Differential Driver

>

(Whitening filter)

>

AntiAliasing Filter

>

ADC

>

Digital Control

>

DAC

>

AntiImaging Filter(=AA)

>

Differential Receiver

>

(Dewhitening filter)

>

Analog output

  • (white/dewhite filterは雑音レベルを気にするときのみ使用。)
    2010年5月現在、CLIOでは、AA, DD, DRの3種類の回路を試作済 (タスクリスト参照)。
    今後、CLIOの感度を出していくための基礎データとして、これらの構成要素の特性を調べ、記録していく。

  • アナログ回路の特性(伝達関数、雑音レベル)の測定には、スペアナを、
  • デジタル回路の特性(伝達関数、雑音レベルなど)の測定には、diaguuiを用いる。Diagguiのつかいかた また、現時点で、入力の60Hzの振幅が大きく、dynamic rangeを制限する可能性があることが問題となっている。

Calibration

  • ADC(Analog-to-Digital Converter)は、アナログ信号をデジタルに変換するもので、CLIOで用いているのは、general standardsのPMC66-16AI64SSA-64-50MHz-MEM(16bit, 64 single channel(=32 differential input), +/-10V )

デジタル信号の1LSB(Least Significant Bit)は、rangeをビット数で割ったものになり、

  •   1LSB=V/

    ボードによって若干の誤差があるため、これを計測する。
    計測方法は、

雑音測定

  • === === まずADCの雑音を測定する。入力をterminateして、diagguiで測定した値を上記のcalibrationで した図を

伝達関数測定

カップリング測定

CLIO/Tasks/DigitalControl/PerformanceTest (last edited 2011-07-04 16:12:43 by NaokoOhishi)