Differences between revisions 4 and 5
Revision 4 as of 2023-10-19 16:49:44
Size: 4673
Comment:
Revision 5 as of 2023-10-19 16:49:58
Size: 4675
Comment:
Deletions are marked like this. Additions are marked like this.
Line 107: Line 107:
    * '''併用不可なら全IO chassisを一斉に置き換える必要が出てくる       * '''併用不可なら全IO chassisを一斉に置き換える必要が出てくる'''

O5 Test Bench

Item LIst

Software

AdvLigo

Revision

debian/buster/5.1.4-1+deb10

Hardware

CPU+Memory

CPU

Memory

E5-1650 V4@3.6GHz

64GB

E5-1660 V4@3.2GHz

64GB

E5-1660 V4@3.2GHz

16GB

E5-2623 V4@2.6GHz

32GB

E5-2623 V3@3.0GHz

32GB

E5-2680 V2@2.8GHz

32GB

https://gwwiki.icrr.u-tokyo.ac.jp/JGWwiki/KAGRA/Subgroups/DGS/RTPC/Spec

ADC card + ADC adapter card

Revision

枚数組み合わせ

A(PMC66-16AI64SSA-64-50M-MEM)

??

B(PCIe-16AI64SSC-64-50M)

1,2,3,4

C(PCIe-16AI64SSC-64-50M)

??

https://gwdoc.icrr.u-tokyo.ac.jp/cgi-bin/private/DocDB/ShowDocument?docid=1737

DAC card + DAC adapter card

Revision

枚数組み合わせ

NR (PCIe-16A016-16-F0-DF)

??

A (PCIe-16A016-16-F0-SE-DF)

0,1,2,3

  • DACにもPMC66版あり(使うか分からないがADCにはリストされてるので念の為)

BIO card

Type

枚数組み合わせ

BIO16 (DIO1616)

1

BIO64 (DIO6464)

0,1,3,4,5,6,7

BO card

Type

枚数組み合わせ

BO

0,1,4

IO chassis

Type

新(ADNACOM)

Dolphin Card

Type

Gen1 DXH510

旧Dolphinは試験に含まない

Gen3 PXH830

Long Range Dolphin?

(参考)

Card 枚数最大の組み合わせ

FEPC

ADC

DAC

DIO1616 

DIO6464

BO

k1als0

4

2

1

7

0

k1ioo

4

2

1

1

4

k1ioo1

3

2

1

6

0


Test Pattern

IO Chassis


Slot認識順

  • それぞれのカード2枚用意して、総当たり1-2,1-3...1-16,2-2,...,etc

ADC

DAC

DIO1616

DIO6464

BO


CARD最大枚数確認

現在使用している最大枚数の確認

FEPC

ADC

DAC

DIO1616 

DIO6464

BO

k1als0

4

2

1

7

0

k1ioo

4

2

1

1

4

k1ioo1

3

2

1

6

0

  • カード上限枚数のケーブル長(同じ長さ別ケーブルでの再現性確認も含む)依存性も合わせて確認
    • 旧IO chassisでは計算機-IO chassis間のケーブル(正確な要因不明。種類, 長さ, 品質など?)によって最大可能枚数が異なった
    • ~150mで必要カード枚数が満たせないとCenter 2Fの計算機を1Fに移動、End 1Fの計算機を2Fに移動する計画が潰れる

物理的最大確認
  • 電源容量の制約がある。30A必要とか。
    • 現行だと最も電流要件が厳しいのは下記
      • k1ioo + k1ioo1
      • k1bs + k1pr2 + k1sr2
    • 駆動できないなら坑内の電源増設、計算機室-実験室間の電源配線(黒くて太いケーブル)、ブレーカーボックスの製作など工数がそこそこ増える


IO ChassisとFEPC間のOptical Calbe長試験

3m

150m


その他思いつくこと(適当に分類して並べ替えてください)

  • 旧IO chassis + Gen3 Dolphinの併用試験 (旧IO chassisも用いる場合)
    • KAGRAのHIBカードはロットの関係なのかBIOSでPCIeにGen1モード制限をかける必要がある(RCG3.1.1現在)
    • Dolphin Gen3はおそらくその速度の恩恵を受けようと思ったらBIOSでGen1モード制限をかけるべきではない?
    • 併用不可なら全IO chassisを一斉に置き換える必要が出てくる

  • Dolphin glitchの回避手段の確立
    • Dolphin disable -> 再起動(or BMCからのリセット) の手順が通用するか

    • 停止 -> ケーブル抜く -> 起動 -> ケーブル挿す の手順が通用するか

    • Gen1ではDolphinスイッチ3台構成にすると道連れdisableが多発したがGen3ではどうか
    • Gen3用disableスクリプトの用意(ベースはLIGOから貰えば良い?)、MEDMなどインターフェースの整備
    • メカものの安全性(特にPR3スリップ問題)を考えるとこれが確立できないと置き換えすべきでないか?

KAGRA/Subgroups/DGS/Projects/TestBench/O5TestBench (last edited 2024-11-15 09:03:50 by satoru.ikeda)