Differences between revisions 31 and 54 (spanning 23 versions)
Revision 31 as of 2009-02-05 16:36:02
Size: 1351
Editor: whitehole
Comment:
Revision 54 as of 2009-04-11 12:42:11
Size: 1949
Editor: whitehole
Comment:
Deletions are marked like this. Additions are marked like this.
Line 1: Line 1:
優先順位付
== 優先順位付 ==
Line 6: Line 5:
 . ケース納入 (2009/02/18) --> '''完了'''
Line 14: Line 14:
 . [[attachment:clio_pede_0901.pdf|方針・回路設計]]  . [[attachment:clio_pede_0901.pdf|回路設計・試作機性能評価]]
 . 試作回路性能評価終了 (2009/02/04) <<BR>> '''3.5nV/rtHz @ 20Hz / Whitening filter input'''<<BR>> '''5.0nV/rtHz @ 20Hz / De-Whitening filter output'''
Line 16: Line 17:
 . 試作回路性能評価終了 (2009/02/04) <<BR>>
 '''3.5nV/rtHz @ 20Hz / Whitening filter input'''<<BR>>
 '''5.0nV/rtHz @ 20Hz / De-Whitening filter output'''
 . [[attachment:clio_pede_tf_090303.pdf|実機性能評価]] --> '''完了'''
Line 22: Line 21:
 . デジタルシステムなしでも当面使えるように、手動ボタン付。 --> '''TAMA 既存モジュールを使用'''。  . デジタルシステムなしでも当面使えるように、手動ボタン付。
--> '''TAMA 既存モジュールを使用'''。
Line 24: Line 24:
4. AA/AI module 試作 '''4. AA/AI module 試作'''
Line 26: Line 26:
 . Dsub9 入力1 --> Dsub 出力1 のユニットを1つ試作。
 [[attachment:D070081-01-C.pdf]]
 . Dsub9 入力1 --> Dsub 出力1 のユニットを1つ試作。<<BR>>
 . [[attachment:D070081-01-C.pdf|LIGO circuit]] / [[attachment:AdL_AA_circuit.pdf|回路 hacking by 新井]]
 . ''4回路入りモジュール試作 ''
 . ''AA/AI 2モジュール製作 (due:2009/5/End) ''
Line 33: Line 35:
 . コネクタ設置基板のレイアウト中  . コネクタ設置基板のレイアウト --> 基板納入 (2009/02/20)
 . ''宮川 5月の Caltech 出張時に配線確認。''
Line 35: Line 38:
6. Variable Gain Amp. 試作 '''6. Variable Gain Amp. 試作'''
Line 38: Line 41:
 . 基板発注(2009/02/25) --> 納入(2009/03/05)
Line 39: Line 43:
7. Variable Gain Encoder 試作 '''7. Variable Gain Encoder 試作'''
Line 42: Line 46:
 . ''Pending ''
Line 43: Line 48:
以上、年度内。
Line 44: Line 50:
以上、年度内。 [[attachment:T0700146-00-C.pdf]] [[attachment:T080321-00-C.pdf]] [[attachment:T080328-00-C.pdf]]

優先順位付

1. 19インチラックケース発注 with 穴あけ加工

1.1 Dsub ケーブル発注 to misumi

2. Whitening / De-whitening filter (NIM) の製作

3. Logic Output Module (NIM)

  • デジタルシステムなしでも当面使えるように、手動ボタン付。

    --> TAMA 既存モジュールを使用

4. AA/AI module 試作

  • Dsub9 入力1 --> Dsub 出力1 のユニットを1つ試作。

  • LIGO circuit / 回路 hacking by 新井

  • 4回路入りモジュール試作

  • AA/AI 2モジュール製作 (due:2009/5/End)

5. ADC / DAC interface 製作

  • コネクタ発注済
  • コネクタ納入 (2009/02/03)
  • コネクタ設置基板のレイアウト --> 基板納入 (2009/02/20)

  • 宮川 5月の Caltech 出張時に配線確認。

6. Variable Gain Amp. 試作

  • デジタル・エンコード部分も切り離すことにした試作機を作る。
  • 基板発注(2009/02/25) --> 納入(2009/03/05)

7. Variable Gain Encoder 試作

  • デジタル・エンコード部分の試作機を作る。
  • Pending

以上、年度内。

T0700146-00-C.pdf T080321-00-C.pdf T080328-00-C.pdf

CLIO/Tasks/DigitalControl/AnalogFrontEnd (last edited 2011-06-17 00:32:37 by OsamuMiyakawa)