952
Comment:
|
3629
|
Deletions are marked like this. | Additions are marked like this. |
Line 1: | Line 1: |
優先順位付 | ## page was renamed from CLIO/Plans/DigitalControl/AnalogFrontEnd == デジタル化第1段のためのアナログ回路試作 == '''--(1. 19インチラックケース発注 with 穴あけ加工)-- ''' |
Line 3: | Line 5: |
1. 19インチラックケース発注 with 穴あけ加工 [[attachment:takachi_nao_tatsu_090126.zip|2009/01/26 発注]] |
. [[attachment:takachi_nao_tatsu_090126.zip|2009/01/26 発注]] . [[attachment:Takachi-11-59.pdf|発注先]] . ケース納入 (2009/02/18) --> '''完了''' |
Line 6: | Line 9: |
1.1 Dsub ケーブル発注 to misumi [[attachment:misumi_10500069530.pdf|ミスミのカタログ]] |
'''--(1.1 Dsub ケーブル発注 to misumi)-- ''' |
Line 9: | Line 11: |
2. Whitening / De-whitening filter (NIM) の製作 デジタルシステムなしでも使えるように仕様変更中。 |
. [[attachment:misumi_10500069530.pdf|2009/01/27 ミスミのカタログ --> 発注]] . 納入 (2009/02/03) --> '''完了''' |
Line 12: | Line 14: |
3. Logic Output Module (NIM) デジタルシステムなしでも当面使えるように、手動ボタン付。 |
<<Anchor(WW)>> '''--(2. Whitening / De-whitening filter (NIM) の製作)--''' |
Line 15: | Line 17: |
4. AA/AI module 試作 Dsub9 入力1 --> Dsub 出力1 のユニットを1つ試作。 |
. [[attachment:clio_pede_0901.pdf|回路設計・試作機性能評価]] . 試作回路性能評価終了 (2009/02/04) <<BR>> '''3.5nV/rtHz @ 20Hz / Whitening filter input'''<<BR>> '''5.0nV/rtHz @ 20Hz / De-Whitening filter output''' |
Line 18: | Line 20: |
5. Variable Gain Amp. 試作 デジタル・エンコード部分も切り離すことにした試作機を作る。 |
. [[attachment:clio_pede_tf_090303.pdf|実機性能評価]] --> '''完了''' <<BR>> . [[http://gw.icrr.u-tokyo.ac.jp/cgi-bin/DocDB/ShowDocument?docid=132|Whitening filter 回路図・ボードレイアウト]] . [[attachment:pban_tatsu_090216.zip|De-Whitening filter 回路図・ボードレイアウト]] |
Line 21: | Line 25: |
6. Variable Gain Encoder 試作 デジタル・エンコード部分の試作機を作る。 |
'''--(3. Logic Output Module (NIM))--''' |
Line 24: | Line 27: |
7. ADC / DAC interface 製作 コネクタ発注済 |
. デジタルシステムなしでも当面使えるように、手動ボタン付。 --> '''TAMA 既存モジュールを使用'''。 <<Anchor(AA)>> '''--(4. AA/AI module 試作)--''' *この回路はAA/AI/differential driverを兼ねる。Dsub9 入力1 --> Dsub 出力1 のユニットを試作。 * 参考資料:[[attachment:D070081-01-C.pdf|LIGO circuit]] / [[attachment:AdL_AA_circuit.pdf|回路 hacking by 新井]]/[[attachment:T0700146-00-C.pdf|Board Test Report in LIGO]] * ''AA/AI 2モジュール製作 (due:2009/5/End) '' * 4回路入りモジュール試作: Done @ 2009/08/28, [[http://gw.icrr.u-tokyo.ac.jp/cgi-bin/DocDB/ShowDocument?docid=61|回路図]] * To do: NIM moduleに組み込む場合のために+/-15Vの3端子レギュレーターの穴と配線をつける <<Anchor(DR)>> '''--(5. Differential Signal Receiver 試作)--''' * 4回路入りモジュール試作: Done @ 2009/??/??, [[http://gw.icrr.u-tokyo.ac.jp/cgi-bin/DocDB/ShowDocument?docid=67|回路図]] <<Anchor(SCSI)>> '''--(6. ADC / DAC interface 製作)--''' . コネクタ発注済 --> コネクタ納入 (2009/02/03) . コネクタ設置基板のレイアウト --> 基板納入 (2009/02/20) . システムが NAO に来たら check <-- --(宮川 5月の Caltech 出張時に配線確認。)-- * 回路図 *[[attachment:aa_adc_1.zip|ADC/SCSI 80pin interface]] *[[http://gw.icrr.u-tokyo.ac.jp/cgi-bin/DocDB/ShowDocument?docid=60|DAC/SCSI 68pin interface(D0900060)]] *[[attachment:aa_adc_2.zip|Dsub interface for DAC]] *[[http://gw.icrr.u-tokyo.ac.jp/cgi-bin/DocDB/ShowDocument?docid=59|Dsub interface for ADC(D0900059)]], (2009/11/17, 最初DAC用と共通であったが、ピン配置が反転することが判明したためADC用を作り直した) '''--(7. Variable Gain Amp. 試作)--''' . デジタル・エンコード部分も切り離すことにした試作機を作る。 . 基板発注(2009/02/25) --> 納入(2009/03/05) . 試作機2台製作 <<BR>> . [[attachment:vga_sch.pdf|VGA 回路図]] . [[attachment:pban_vga_090225.zip|pban 発注図面]] '''8. Variable Gain Encoder 試作''' . デジタル・エンコード部分の試作機を作る。 . ''Pending '' |
Line 28: | Line 73: |
IC, コネクタ類の発注済。 | '''参考文献''' . [[attachment:T080321-00-C.pdf]] . [[attachment:T080328-00-C.pdf]] |
デジタル化第1段のためのアナログ回路試作
1. 19インチラックケース発注 with 穴あけ加工
ケース納入 (2009/02/18) --> 完了
1.1 Dsub ケーブル発注 to misumi
納入 (2009/02/03) --> 完了
2. Whitening / De-whitening filter (NIM) の製作
試作回路性能評価終了 (2009/02/04)
3.5nV/rtHz @ 20Hz / Whitening filter input
5.0nV/rtHz @ 20Hz / De-Whitening filter output実機性能評価 --> 完了
3. Logic Output Module (NIM)
- デジタルシステムなしでも当面使えるように、手動ボタン付。
--> TAMA 既存モジュールを使用。
4. AA/AI module 試作
この回路はAA/AI/differential driverを兼ねる。Dsub9 入力1 --> Dsub 出力1 のユニットを試作。
参考資料:LIGO circuit / 回路 hacking by 新井/Board Test Report in LIGO
AA/AI 2モジュール製作 (due:2009/5/End)
4回路入りモジュール試作: Done @ 2009/08/28, 回路図
- To do: NIM moduleに組み込む場合のために+/-15Vの3端子レギュレーターの穴と配線をつける
5. Differential Signal Receiver 試作
4回路入りモジュール試作: Done @ 2009/??/??, 回路図
6. ADC / DAC interface 製作
コネクタ発注済 --> コネクタ納入 (2009/02/03)
コネクタ設置基板のレイアウト --> 基板納入 (2009/02/20)
システムが NAO に来たら check <-- 宮川 5月の Caltech 出張時に配線確認。
- 回路図
Dsub interface for ADC(D0900059), (2009/11/17, 最初DAC用と共通であったが、ピン配置が反転することが判明したためADC用を作り直した)
7. Variable Gain Amp. 試作
- デジタル・エンコード部分も切り離すことにした試作機を作る。
基板発注(2009/02/25) --> 納入(2009/03/05)
- 試作機2台製作
8. Variable Gain Encoder 試作
- デジタル・エンコード部分の試作機を作る。
Pending
以上、年度内。
参考文献